時序的一致性和穩(wěn)定性分析,一直以來都是業(yè)界難題。在某產(chǎn)品測試過程中,工程師反饋偶爾會出現(xiàn)數(shù)據(jù)異常,經(jīng)過系統(tǒng)性的分析,致遠電子測試團隊推測可能是ADC芯片的SPI通信總線的時序存在偶發(fā)異常,但由于異常出現(xiàn)概率很低,該如何對SPI通信總線偶發(fā)的時序問題進行呢?下文為你分析ZLG致遠電子的時序一致性測試方案。搭建測試環(huán)境SPI總線測試點位于主機的主板底部,時鐘頻率大約為33MHz,屬高頻信號,所以對探頭的端接方式比較講究;為了方便測試,如所示,用短線將測試點引出,探頭的地線也從前端自繞線引出,這樣可以提高信號完整性,減少示波器采樣對時序分析過程的影響。 |